【MPS工程师笔记】POE PD设计指南与常见问题解答(长文)

802.3bt方案MP8030反激设计注意事项

MP8030反激拓扑layout示例如下

  1. VCC电容必须靠近芯片放置,且VCC电容的GND需要以较短路径回到芯片GND。

  2. SRC(25脚)为功率管脚,需要铺铜而不是走细线。

  3. 输入的功率环路为输入电容(C1)→变压器(T1)→原边MOS(Q1)→采样电阻(R22)→回到输入电容的GND。需要保证输入功率环路尽可能小,走线尽量粗。输入陶瓷电容尽量放在环路最里面,电解电容等靠近环路外面放(也就是陶瓷电容相比电解电容需要更靠近变压器)。

  4. 原边RCD吸收的环路尽可能小,走线短而粗。此环路为变压器(T1)→D2→R10、C16→回到变压器

  5. 输出的功率环路为变压器输出侧→整流二极管或者MOS(Q4)→输出电容(C2)→回到变压器输出侧。需要保证输出功率环路尽可能小,走线尽量粗

  6. FB电阻尽量靠近芯片放置,走线尽量远离变压器,功率MOS(Q1)等容易引起干扰的器件。

  7. 原边电流采样电阻R22连接到CS引脚的走线不宜过长,最好也避开容易引起干扰的器件。