【问专家】+DCDC电压拉偏

我做产品测试板,经常需要电压拉偏,比如输出3.3V,但是需要软件实现3.1-3.5V可调,一般都是通过MCU的DAC控制FB脚来调压,关于DAC串接到FB的这个电阻阻值如何计算比较好呢?有没有什么推荐值,不会影响DCDC本身性能,网上也查阅了很多资料,但是都没有很清晰的描述或解释,谢谢!

感谢您对MPS论坛的支持!
1.首先保证这个电阻值能让你获得3.1-3.5V。
假设您的DAC输出范围为3.3V-0V,FB=0.6V。记反馈网络上分压电阻为R1,下分压电阻为R2,DAC串联电阻为R3。记DAC输出为VDAC,输出电压为Vo。
在反馈网络里有这样的关系:
VFB/R2+(VFB-VDAC)/R3=(Vo-VFB)/R1
可以发现,VDAC越小,Vo越大。那么R1、R2、R3的取值要保证,VDAC=OV时,Vo可以达到3.5V。
其次,VDAC越大时,Vo越小。那么R1、R2、R3的取值要保证,VDAC=3.3V时,Vo可以低到3.1V。

2.然后,要保证DAC的Sink和Source电流不会超过限制。
VFB和VDAC有差值时,必然有电流流进或流出DAC。若流进电流,它等于Isink=(VFB-VDAC)/R3;反之同理。
这时要查阅MCU数据手册,获得DAC模块的最大流进、流出电流值,保证R3的取值不要过小,防止电流过大。

2赞

非常感谢,还有个小疑问,这个时候,R1和R2计算输出电压时,R3的值是不是就不能忽略了,得按这个新反馈网络关系来计算

是的,只有当VDAC=Vref时,R3才对输出电压没有影响。
另外除了在FB加偏置的方式,您还可以选用带I2C的芯片,这种芯片一般可以通过MCU修改芯片内部寄存器,可以直接修改输出电压。

好的,非常感谢,了解了,因为很多都是沿用现有的物料,所以就采用了DAC调整的方式,如果改用I2C的就会涉及到新物料申请,要走一些麻烦的内部流程